# **Digital System Design (Fall 2019)**

# **Final Report of Term Project**

Group Number (組別): 02

Group Member 1 (組員 1): Student ID <u>0613246</u> Name <u>李泓賢</u>

Contribution (貢獻度) 45%

Group Member 2 (組員 2): Student ID 0611201 Name 陳彰浩

Contribution (貢獻度) 55%

## Title (標題): 計算機 Calculator

## A. Problem Description (問題敘述):

模擬按計算機時,一次一個鍵入運算元及運算子,calculator controller 控制四 則運算的執行順序,Calculator 進行加減乘除的運算。

## B. Flowchart or Procedure (流程圖或運作程序):



# C. Block Diagram (方塊圖):



# D. Definition of Inputs, Outputs, Control Signals, and Status Signals (輸入、輸出、控制訊號、及狀態訊號之定義)

N0~3:鍵盤運算元運算子對應的 code。以下為對照表:

| operand/operator | N3 | N2 | N1 | N0 |
|------------------|----|----|----|----|
| 0                | 0  | 0  | 0  | 0  |
| 1                | 0  | 0  | 0  | 1  |
| 2                | 0  | 0  | 1  | 0  |
| 3                | 0  | 0  | 1  | 1  |
| 4                | 0  | 1  | 0  | 0  |
| 5                | 0  | 1  | 0  | 1  |
| 6                | 0  | 1  | 1  | 0  |
| 7                | 0  | 1  | 1  | 1  |
| 8                | 1  | 0  | 0  | 0  |
| 9                | 1  | 0  | 0  | 1  |
| 10(+)            | 1  | 0  | 1  | 0  |
| 11(-)            | 1  | 0  | 1  | 1  |
| 12(*)            | 1  | 1  | 0  | 0  |
| 13(Invalid)      | 1  | 1  | 0  | 1  |
| 14(=)            | 1  | 1  | 1  | 0  |
| 15(/)            | 1  | 1  | 1  | 1  |

- (1) Clk: 時脈
- (2) V: 是否為合法的 code
- (3) St: 輸入開始的訊號
- (4) rst/result: 運算結果
- (5) ready: 確認是否可以輸入測資
- (6) Done: 運算完成的訊號
- (7) Ldopd: 將運算元存入暫存器
- (8) Ldopt: 將運算子存入暫存器
- (9) Cal\_R: 遇到乘號或除號時,先進行該運算並且修改前一暫存器中的運算子。例如:4+3\*2-5 在讀取到\*並且讀取到 2 之後會先算出 6,並且把 opd 陣列中的 3 以及 2 replace 成 6
- (10) Cal\_D: 將運算前往後執行至完成,並輸出完成訊號
- E. State Machine Chart (SM Chart) or State Graph (狀態機器圖或狀態圖):



#### F. Description of Verilog Code (Verilog 電路模組說明):

```
ys @(posedge Clk) b
state <= nextstate;
                                   Clk) begin
                 if(Ldopd == 1'b1)
                   begin
  if(opd[dindex] != 0)
184
                            opd[dindex] = opd[dindex]*4'd10 + N;
                        opd[dindex] = N;
end
                      [Ldop]d = 1'b0;
                if(Ldopr == 1'b1)
                      dindex = dindex + 1;
                      opr[rindex] = N;
                      rindex = rindex + 1;
Ldopr = 1'b0;
                if(Cal_R == 1'b1)
                   begin
  case(opr[rindex-1])
                         Mul:b
                                  opd[dindex-1] = opd[dindex]*opd[dindex-1];
                                  opd[dindex 1] = Opd[dindex] Opd[dindex 1];
opd[dindex] = 0;
$display("%d",opd[dindex-1]);
opr[rindex-1] = N;
$display("%d %d",opr[rindex],opr[rindex-1]);
                                 opd[dindex-1] = opd[dindex-1]/opd[dindex];
opd[dindex] = 0;
opr[rindex-1] = N;
215
                if(Cal_D == 1'b1)
218
```

如上圖,這是我們 main code 中的第二個 always block(第一個 always block 內容是狀態轉換,應該不須特別說明,幾乎都跟 sm chart 一樣),這裡是做 load operator 以及 load operand 還有 calculate 的功能。

我們每次 load 運算元以及運算子之後會將其存入 opd 以及 opr 的陣列內,並且以 dindex 以及 rindex 分別記錄目前存到哪個位置。

當 Mul 以及 Div 時,我們會進 opd 陣列將 opd[dindex-1]更新為 opd[dindex-1]乘上或是除以 opd[dindex]。並且將 opd[dindex]更新為 0。

當 Add 或是 Sub 時,我們僅會將運算元以及運算子存入 opr 以及 opd 陣列。 在讀取到 Cal\_Done 訊號時,會將 opd 內的所有數值進行四則運算,最後輸出 結果到 result。

P.S 我們每次四則運算都是把結果存到 opd[0]。例如:4+3-2,會先做 4+3 並且 把結果存到 opd[0](因此 4 被 7 覆蓋了),接著再做 7-2,並且把結果存到 opd[0](因此 7 被 5 覆蓋了)

#### G. Description of Test Bench (Verilog 測試模組說明):

如上圖,我們的 tN[]是用來儲存讀取到鍵盤上的 code,接著利用 for 迴圈來讀取。其中,最重要的是@posedge CLK 的設定,因為讀加減以及乘除運算所經過的 State 數量不同(加減只需要讀取數字並且儲存,只需兩個 Clk,乘除卻需要在讀取數字之後事先做計算並且儲存,共需要四個 Clk)。

### P.S. 當系統做完乘除運算之後,會回傳 ready = 1'b1

因此我們在 35 36 行多等待了兩次 Clk cycle,才能成功地讓計算機做完乘除運算之後,下一個 tN[]才會讀取進來(以免跳過一個 N 沒有讀到)。

而 39 40 行等待的兩次 Clk cycle 便是上述我所說的,最少需要兩個 cycle 才能

做加減的數字讀取以及儲存。

另外,在最後一個 N 進來之後,有個 flag 叫做"break",會讓系統不會再繼續讀進測資(for 迴圈可能會重啟)。

在計算機做完 result 的計算之後,會回傳 Done = 1b'1,因此當 break 以及 Done 都等於 1 時,會結束模擬。

#### H. Simulation Results (模擬結果):

以下我做了許多測資進行測試: 有連續乘除的計算,還有加減與乘除的混和 計算;以及最重要的,二位數字的讀取及運算





#### I. Conclusions and Discussions (心得、感想、結論、及討論):

這次 project 整體而言弄得相當趕,因為我們這組兩人都是大三必修 loading 重,所以可能在與其他課程作業考試的時間分配上沒能掌控好,最後的 project 的進行相當匆促,結果其實不盡理想。當然過程中所參考的一些資料以及寫 code的技巧都對提升自己有所幫助,所以未能在此次 project 中將其徹底活用並完成預期結果,不免有些遺憾。

#### Discussion:

- 1. 我們在計算上的邏輯是遇到乘除便先將其完成計算,最後讀到等於符號時 由前往後運算,因此在如何控制運算元和運算子的暫存器指標是本次 project 中我們所面臨的最大難題。
- 2. 跟其他程式語言不同, verilog 中需要考慮時脈的問題, 在本次 project 中我們使每個輸入都至少維持 2 個 Cycle, 因為至少有兩個 state 需要依賴輸入進行狀態轉換的判斷並得保證每個輸入都會被讀取到。
- 3. 類似上述,在撰寫 testbench 時我們便得考慮輸入以及 clock 的問題,因為 我們的 project 每次讀取輸入值的週期不相同(在 Description of Test Bench (Verilog 測試模組說明)有詳述),因此我們花了非常多的時間在使 modelsim 能夠在正確的 state 之間變換。

#### References (參考資料):(請說明各參考項目對你的專題提供那方面資料)

[1] 原本要參考課本的 keypad scanner 可是發現那個 testbench 是錯的... Clock 根本對不起來。(課本的 K 與 Kd 用來 debounce,可是 K 與 Kd 根本 不可能同時等於 1...)。